Одбор за евалуација EVAL-AD4080
„
Спецификации
- Име на производ: EVAL-AD4080
- Број на модел: UG-2214
- Резолуција: 20-битна
- SampСтапка на линг: 40 MSPS
- Интерфејс: излез на податоци LVDS, SPI за конфигурација на ADC
- Напојување: Внатрешно или надворешно регулирано напојување од 1.1 V
шини
Упатство за употреба на производот
Хардвер завршиview
EVAL-AD4080-FMCZ е дизајниран да ги прикаже перформансите и
карактеристики на AD4080 ADC. Ги вклучува сите потребни кола за
операција.
Аналогно влезно коло
Плочката има флексибилен аналоген преден дел за влезен сигнал
обработка.
Voltagд Референца
Прецизното референтно коло е вклучено на одборот за прецизност
кнtagреференца.
Напојувања
Плочката доаѓа со вградено решение за напојување, поддржувајќи ги и двете
внатрешни и надворешни 1.1 V регулирани доводни шини.
Коло за генерирање на часовник за конверзија и податоци
EVAL-AD4080-FMCZ вклучува кола за генерирање на часовникот со
sampКонтрола на фреквенцијата на лингот преку софтверот ACE.
Дигитален интерфејс
Плочката поддржува интерфејс за излез на податоци LVDS и ADC
конфигурација преку SPI.
Најчесто поставувани прашања
П: Што е сampОпсег на стапка на линг поддржан од
EVAL-AD4080?
О: Таблата поддржува sampстапки на линг помеѓу 1.25 MSPS и 40
MSPS.
П: Дали EVAL-AD4080-FMCZ е компатибилен со софтверот ACE за
конфигурација?
О: Да, плочката е компатибилна со ACE софтверот за уред
конфигурација, фаќање податоци и евалуација на перформансите.
„`
Упатство за употреба | EVAL-AD4080
UG-2214
Оценување на AD4080 20-битни, 40 MSPS, диференцијални SAR ADC
КАРАКТЕРИСТИКИ
Целосно опремена табла за оценување за AD4080 Analysis | Контрола | Достапен софтверски приклучок за евалуација (ACE)-
способен за конфигурација на уредот, снимање податоци и евалуација на перформансите Флексибилен аналоген преден крај Внатрешно решение за напојување и прецизна референца Внатрешни кола за генерирање часовник со sampКонтрола на фреквенцијата на лингот преку ACE Software FMC компатибилен
СОДРЖИНА НА КОМПЛЕТ ЗА ЕВАЛУАТИВНА ТАБЛА
EVAL-AD4080-FMCZ табла за оценување Micro-SD мемориска картичка со SD адаптер, кој содржи систем
софтвер за подигање одбор и Linux OS
ПОТРЕБНА ОПРЕМА
Компјутер со оперативен систем Windows® 10 или повисок Digilent ZedBoard со ѕиден адаптер од 12 V напојување Прецизен извор на сигнал SMA кабли за поврзување извор на сигнал со EVAL-AD4080-
FMCZ
ФОТОГРАФИЈА ЗА ЕВАЛУАТИВЕН ОДБОР
ОПШТ ОПИС
EVAL-AD4080-FMCZ е дизајниран да ги демонстрира перформансите на AD4080 и да обезбеди пристап до ограничен сет на функции AD4080 во околината ACE Software. Комплетот за евалуација EVAL-AD4080-FMCZ ги поддржува следните карактеристики AD4080:
Низок волуменtagд интерфејс за излез на податоци за дигитална сигнализација (LVDS).
Конфигурација на аналогно-дигитален конвертор (ADC) преку сериски периферен интерфејс (SPI)
Внатрешно или надворешно генерирање на 1.1 V регулирани доводни шини
SampСпособност за стапка на линг помеѓу 1.25 MSPS и 40 MSPS
Таблата за проценка EVAL-AD4080-FMCZ е дизајнирана за употреба со Digilent ZedBoard преку конекторот за мезанинска картичка (FMC) со програмабилна низа на порти (FPGA). ZedBoard користи Xilinx Zynq7000 систем на чип (SoC) кој работи со Analog Devices, Inc., Kuiper Linux и LIBIIO вклучени на SD-картичката испорачана во комплетот на таблата за оценување за да ја олесни комуникацијата со EVALAD4080-FMCZ, овозможувајќи ADC конфигурација и снимање податоци . ZedBoard, исто така, обезбедува комуникациска врска до компјутерот-домаќин и приклучокот ACE Software.
Слика 1. Фотографија EVAL-AD4080-FMCZ
ВЕ МОЛИМЕ ВИДЕТЕ ЈА ПОСЛЕДНАТА СТРАНИЦА ЗА ВАЖНО ПРЕДУПРЕДУВАЊЕ И ПРАВНИ УСЛОВИ И УСЛОВИ.
Rev. 0 | 1 од 19
Упатство за употреба
ТАБЕЛА НА СОДРЖИНА
Карактеристики…………………………………………………………. 1 Содржина на комплет за табла за оценување…………………………….1 Потребна е опрема…………………………………………………………………………………………………………………………………… ………..1 Фотографија од табла за проценка……………………………..1 Водич за хардвер за оценување……………………… 1
Хардвер завршиview………………………………………..3 Аналогно влезно коло……………………………………….. 4 Влез Stagе (Сtage 1)…………………………………….. 4 Целосно диференцијал Ampпоживотниот Сtagе (Сtage 2)…….. 4 Дополнителен ADC возач Сtagе (Сtage 3)………….. 5 Voltagд Референца……………………………………….5 Коло со заеднички режим……………………………………… 5 Напојувања………………………………… ……………….. 6 AD4080 Напојување……………………………………… 6 AmpLifier Напојување…………………………………….. 6 Конверзија и генерирање часовник на податоци
Коло………………………………………………………… 6 Дигитален интерфејс……………………………………………….. 7 Процена за поставување на хардверот…… ……….. 8
ИСТОРИЈА НА РЕВИЗИЈА
3/2024–Ревизија 0: Почетна верзија
EVAL-AD4080
Инсталација на софтвер за евалуација…………………………. 9 Оценување на AD4080 со софтверот ACE…10
AD4080 Мемориска карта………………………………….. 10 Таб АНАЛИЗА………………………………………………. Заплет на 10 временски домен (бранова форма)………………………. 11 Парцела на домен на фреквенција (FFT)………………………….. 11 Хистограмска шема………………………………………………….. 11 Поддржани конфигурации…………………………… ………12 Аналоген преден крај…………………………………………… 12 CMO излезен бафер во заеднички режим…………… 13 Voltagд Референца……………………………………..13 Шини за напојување…………………………………………… 13 Круг со часовник……………………………… ……………….. 14 Опции за конфигурација на врска………………………………. 16 Размислувања за аналоген преден крај (AFE)…………. 18 Филтрирање на влезен сигнал……………………………………..18 Моќност наспроти пропусен опсег наспроти шум……………………… 18 Добивка…………………………………… …………………………18 ADC Возач Сtagе…………………………………………18
analog.com
Rev. 0 | 2 од 19
Упатство за употреба
ХАРДВЕРСКИ ВОДИЧ ЗА ТАБЛА ЗА ЕВАЛУАЦИЈА
ХАРДВЕРОТ ГОТОВОVIEW
Поедноставен блок дијаграм на хардверот EVAL-AD4080-FMCZ е прикажан на Слика 2. Оваа табла за оценување ги прикажува перформансите и карактеристиките на AD4080 и ги истакнува препорачаните придружни компоненти.
EVAL-AD4080-FMCZ овозможува едноставна проценка на AD4080. Вклучени се сите кола потребни за ракување со AD4080
EVAL-AD4080
на EVAL-AD4080-FMCZ. Видете го делот Analog Input Circuit, Voltagд Референтен дел, дел за напојување, секција Коло за генерирање на часовник за конверзија и податоци и дел за дигитален интерфејс за детални специфики на секој блок на коло прикажан на слика 2. За оние блокови што може да се менуваат за да се постигнат различни конфигурации, видете го делот Поддржани конфигурации за дополнителни детали за тоа како да се имплементираат овие промени.
Слика 2. Поедноставен блок дијаграм на EVAL-AD4080-FMCZ
analog.com
Rev. 0 | 3 од 19
Упатство за употреба
ХАРДВЕРСКИ ВОДИЧ ЗА ТАБЛА ЗА ЕВАЛУАЦИЈА
АНАЛОГСКО ВЛЕЗ КОЛО EVAL-AD4080-FMCZ вклучува три сtagд, коло за уредување на прецизни сигнали. Дизајнот беше поделен на овој начин за да се овозможи најголема флексибилност во оптимизирањето на перформансите на синџирот на сигнали за насочениот пропусен опсег на сигналот и за евалуација и за прототипирање. Со стандардната конфигурација на хардверот за оценување, диференцијалниот влезен сигнал од 6 V pp со заедничкиот режим поставен на 1.5 V резултира со мерење во целосен размер од ADC. Типичниот поддржан опсег на влезна фреквенција е DC до 4 MHz. Препораките во врска со конфигурацијата на синџирот на сигнали за одредени пропусници на сигнал од интерес може да се најдат во делот Разгледувања на аналогниот преден крај (AFE). ВЛЕЗ СTAGЕ (СTAGД 1) Влезот stage се состои од пар LT6236 op amps (U1 и U2). LT6236 оп amps беа избрани поради неговиот исклучителен широк опсег (90 MHz), низок шум, поволни перформанси на изобличување и мала потрошувачка на енергија. На сtage е конфигуриран за диференцијален влез, диференцијален излез, неинвертирачка, операција со зголемување на единството, осигурувајќи дека претходниот извор на сигнал или сензор е претставен со висока импеданса. Со вредности на доводната шина од +5 V и -2.5 V, важечкиот опсег за влезовите LT6236 (INP и INM) е приближно -0.8 V до +4 V, што значи дека јачината на вообичаениот режимtage од 1.5 V (достапно на VOCM) за влезовите е блиску до идеално за да се овозможи максимална јачинаtagе екскурзија и минимизирање на изобличувањето.
Слика 3. Сtage 1 Поедноставена шема
Следното може да се конфигурира во овој stagе: Сtage пропусен опсег
Нема експлицитно ограничување на пропусниот опсег (стандардно) Ограничување на опсегот преку RC влезен филтер и/или кондензатори низ
ampповратни информации за лафикаторот Сtagе добивка
Добивка на единство (стандардно) Поставка за непревртено засилување Stage bypass Нема бајпас (стандардно) Обиколница Stage 1
analog.com
EVAL-AD4080
Обиколница Сtage 1 заедно со Сtage 2 да се користи ан ampНаместо тоа, мезанин-картичка за засилувач (AMC).
Тип на влезен сигнал Диференцијален (стандардно) Еднокраен
ЦЕЛОСНО ДИФЕРЕНЦИЈАЛНО AMPIFИВОТНИК СTAGЕ (СTAGД 2) Сtage 2 се базира на целосно диференцијал ADA4945-1 (U3). ampлафикатор конфигуриран за добивка на единство.
Слика 4. Сtage 2 Поедноставена шема
Клamp пиновите на ADA4945-1 (-VCLAMP и + VCLAMP) се поврзани со VREF и GND јазлите, што резултира со ограничување на опсегот на излезот од целосно диференцијалот ampзајакнувач (FDA) од ~ 500 mV над тие јазли за да го заштити ADC од тешко претерување. Влезот за заеднички режим на ADA4945-1 стандардно лебди, што значи дека излезната вредност на заедничкиот режим е внатрешно пристрасна на волуменtage еднаква на средната точка помеѓу излезниот волуменtage clamps, односно 1.5 V. Со стандардната конфигурација, ова сtage претставува прекинувана фреквенција од 3 dB од 5.5 MHz на излезот (мерено на јазлите FDA_ON и FDA_OP). Следното може да се конфигурира во овој stagе: Сtagе бајпас
Без бајпас (стандардно) Обиколница Сtage 2 ADA4945-1 режим на напојување Режимот со целосна моќност (стандардно) го постигнува максималниот уред
пропусен опсег и најдобри перформанси за изобличување. Режимот со мала моќност ја минимизира моќноста по цена на изобличување
перформанси и ја намалува на ampпропусниот опсег на зајакнувачот. Алтернатива ampинсталација на лагер
ADA4940-1
Rev. 0 | 4 од 19
Упатство за употреба
ХАРДВЕРСКИ ВОДИЧ ЗА ТАБЛА ЗА ЕВАЛУАЦИЈА
ADA4932-1 Сtagе бајпас
Без бајпас (стандардно) Обиколница заедно со Сtage 1 за користење на AMC
ДОПОЛНИТЕЛЕН ADC ВОЗАЧ СTAGЕ (СTAGЕ 3)
Stage 3 е изборен stagд се состои од два ADA4899-1 (A1 и A6) со голема брзина и ниско изобличување оп. ampс. Ова сtage им овозможува на корисниците да постигнат најниско можно изобличување; сепак, на сметка на поголемата потрошувачка на енергија. Сtage 3 е стандардно овозможено, но ова stage може да се оневозможи за да се заштеди енергија.
Слика 5. Сtage 3 Поедноставена шема
Следното може да се конфигурира во овој stage:
Stagе бајпас:
Обиколница сtagд. Овозможи stage (стандардно).
VOLTAGЕ РЕФЕРЕНТ
AD4080 бара надворешен 3 V волtagреференца. За да се постигнат наведените перформанси, соодветна прецизност, волtagмора да се користи референца. AD4080 вклучува внатрешен референтен бафер и кондензатор, што го олеснува изборот на референца и ја елиминира потребата за надворешен тампон.
Во ова коло може да се конфигурира следново:
Избор на референца
LTC6655-3 е стандардно. Хардверот за евалуација вклучува LTC6655-3 (U25) како примарна препорачана опција, обезбедувајќи исклучителни перформанси на бучава (од 0.1 Hz до 10 Hz спецификација на бучава од 0.25 ppm pp), во комбинација со почетна прецизност од 0.025%, и ниско температурно поместување од 2 ppm/°C.
LT6657-3 (U36) е исто така монтиран и обезбеден како втора опција. Видете Табела 1 за споредба на препорачаните референци.
Табела 1. 3 V референтна споредба на LT6657 и LTC6655
Параметар
LT6657
LTC6655
Точност
0.10%
Температурен коефициент (ppm/°C) 1.5
0.025% 2
Шум од 0.1 Hz до 10 Hz (ppm pp) 0.5
0.25
Максимално оптоварување (mA)
±10
±5
Регулација на оптоварување (ppm/mA)
0.7
Максимална понуда
40 В
3 13.2 В.
Исклучување
Да
Да
analog.com
EVAL-AD4080
Табела 1. 3 V референтна споредба на LT6657 и LTC6655 (Продолжува)
Параметар
LT6657
LTC6655
Заштитено е обратно снабдување
Да
бр
Заштитен обратен излез
Да
бр
Тековна граница
Да
Да
Термичка заштита
Да
бр
Режим на шант
Да
бр
Струја на напојување, IS (mA) TA 100% Тестирани температури
1.2 -40°C до +125°C 5
5 -40°C до +125°C 3
КОЛО ЗА ЗАЕДНИЧКИ РЕЖИМ
AD4080 вклучува обичен режим voltagкарактеристика на е-генерирање. The common-mode voltage е еднакво на референцата voltage (VREF)/2, и овој томtage се обезбедува преку CMO пинот на AD4080. Оваа функција е генерално корисна за пристрасност на предните деловиtagес. Во овој пример, опционално е да се користи оваа функција бидејќи ADA4945-1 може да користи внатрешно пристрасно коло за да го постави излезниот заеднички режим на средната точка на излезот clampпинови за внесување (-VCLAMP и + VCLAMP).
Во ова коло може да се конфигурира следново:
Поставка за заеднички режим на FDA
Внатрешна (стандардно): ADA4945-1 го поставува нивото на излезниот заеднички режим на излезниот clampсредишната точка.
Надворешно: Користете го CMO voltagе обезбедено од ADC за поставување на нивото на заеднички режим на излез на FDA.
Баферирање на сигнал во заеднички режим
Нема баферирање (стандардно).
Баферирање преку ADA4807-2 (A5) ampлајфикатор, кој е неопходен само ако се стави дополнително оптоварување на излезот AD4080 CMO. Забележете дека овој излез има излезна импеданса од 700; консултирајте се со листот со податоци AD4080 за дополнителни детали.
Rev. 0 | 5 од 19
Упатство за употреба
ХАРДВЕРСКИ ВОДИЧ ЗА ОЦЕНУВАЊЕ НА ТАБЛАТА НАПОЈНУВАЊА EVAL-AD4080-FMCZ е дизајниран да работи од напојување од 12 V обезбедено од контролната плоча на домаќинот преку FMC конекторот. Напојувањето од 12 V се регулира со помош на комбинација на регулатори за префрлување и регулатори за линеарно испуштање (LDOs) за да се генерираат потребните шини за напојување за вградените кола.
Слика 6. Шема на поедноставено коло за напојување
AD4080 НАПОЈУВАЊЕ На AD4080 му требаат три главни напојувања: VDD33: аналогна шина за напојување од 3.3 V. VDD11: 1.1 V ADC напојување со јадро. IOVDD: Напојување на дигитален интерфејс од 1.1 V. AD4080 вклучува интегрирано раздвојување на напојувањето; затоа, не беше вклучено надворешно одвојување за напојување на одборот за шините за напојување AD4080. Во ова коло може да се конфигурира следново: извор на шини од 1.1 V (VDD11 и IOVDD)
Генерирани шини на одборот (стандардно): шините се земени од регулаторите LT3045 (U34 и U35), како што е прикажано на Слика 6.
Внатрешен AD4080 LDO регулатор: Внатрешен LDO на AD4080 може да се овозможи и да се користи за напојување на двете шини од 1.1 V. Погледнете во листот со податоци AD4080 за повеќе детали во врска со шините за напојување и барањата.
Надворешно напојување вонборд. 3.3 V железнички извор
Генерирана шина на одборот (стандардно): шината се снабдува со LT3045 LDO регулатор (U21), како што е прикажано на Слика 6.
Надворешно напојување вонборд.
analog.com
EVAL-AD4080
AMPНАПОЈУВАЊЕ НА ЗАГИТУВАЧ
Колото за уредување на сигналот на EVAL-AD4080-FMCZ беше дизајнирано да работи од +5 V и -5V шини. Позитивните и негативните шини на U1 и U2 ampлајфикаторите се испорачуваат од +5 V VDDAFE шина и -5 V VSSAFE шина.
Позитивните и негативните шини на целосно диференцијалниот U3 ampлафикатор и опционалниот трет сtagд А1 и А2 ampлајфикаторите се испорачуваат од +5 V VDDDRV шина и -5 V VSSDRV шина. Баферот со заеднички режим A5 ampлафијаторот е конфигуриран за униполарно напојување; позитивната доводна шина на А5 е обезбедена од +5 V VDDDRV шина, а негативната доводна шина е поврзана со земја.
КОЛО ЗА ГЕНЕРИРАЊЕ НА ЧАСОВНИК ЗА КОНВЕРЗИЈА И ПОДАТОЦИ
EVAL-AD4080-FMCZ ги содржи потребните кола за генерирање на податоци за ниско треперење (CLK+ и CLK-) и часовници за конверзија (CNV+ и CNV-) низ целиот работен опсег на AD4080. Ова коло со низок тресок овозможува обработка со верни влезни сигнали во целосен размер до 4 MHz.
Колото се состои од 25 MHz комплементарен металоксиден полупроводнички (CMOS) референтен осцилатор (Y1), широкопојасен синтисајзер ADF4350 и тампон AD9508 на часовникот како што е прикажано на слика 7. Синтисајзерот го зема сигналот од 25 MHz и произведува aos излез со поголема фреквенција при што факторот за множење на фреквенцијата може да се програмира од софтверот. Излезот на синтисајзерот потоа се внесува во тампонот на часовникот, кој ги генерира сигналите на часовникот (CLK+ и CLK-) и конвертира (CNV+ и CNV-), од кои може да примени посебни програмибилни фактори на поделба на фреквенцијата. Затоа, софтверот ги поставува фреквенциите на сигналот CLK и CNV со програмирање на ADF4350 и AD9508 преку нивните сериски интерфејси. Во пракса, за промена на сampсо стапка, корисникот го менува Sampling Frequency (MHz) поле на ниво на табла view на софтверот ACE како што е детално наведено на Слика 10. Осцилаторот и синтисајзерот од 25 MHz може да се заобиколат и наместо тоа да се достави референца за надворешен часовник за податоци (преку CLKIN SMA конекторот) на AD9508 за да се овозможи синхронизација со постоечко решение за системски часовник. Погледнете го делот Користење извор на надворешен часовник за детали во врска со заобиколувањето на колата на осцилаторот и синтисајзерот.
Слика 7. Поедноставен дијаграм на колото на часовникот
Поврзувањето е воспоставено на излезот на AD9508 за опционално да се генерира трет излезен сигнал, синхрона референца FPGA
Rev. 0 | 6 од 19
Упатство за употреба
ХАРДВЕРСКИ ВОДИЧ ЗА ТАБЛА ЗА ЕВАЛУАЦИЈА
часовник (FPGACLK+ и FPGACLK-). Сепак, оваа функција сè уште не е поддржана.
Стандардно, контролата за конверзија EVAL-AD4080-FMCZ е конфигурирана да работи во режим LVDS; затоа, AD9508 ги придвижува CNV+ и CNV- пиновите различно. Хардверот вклучува одредби за да се дозволи користење на CMOS сигнал со еден крај, видете го делот Конфигурирање за CMOS CNV режим за повеќе детали.
ДИГИТАЛЕН ИНТЕРФЕЈС
EVAL-AD4080-FMCZ го користи FMC конекторот (P3) од ZedBoard за поддршка на конфигурацијата на уредот ADC преку SPI со 4 жици, пристап до резултатот од конверзија со помош на интерфејсот LVDS и контрола на конверзија во режимот LVDS. ZedBoard делува како канал за комуникација помеѓу приклучокот ACE Software и хардверот EVAL-AD4080-FMCZ.
AD4080 работи со напојување на дигитален интерфејс од 1.1 V voltagд. За да се преведе помеѓу ова ниво од 1.1 V и дигиталниот интерфејс voltagНивото на ZedBoard (VADJ), SN74AVC1T45DCKR преведувачите на двонасочно ниво (U4, U5, U6, U7, U11, U12, U13, U14, U15, U16 и U17) се користат на хардверот EVAL-AD4080-FMCZ.
EVAL-AD4080
analog.com
Rev. 0 | 7 од 19
Упатство за употреба
ПОСТАПКА ЗА ПОСТАВУВАЊЕ НА ХАРДВЕРСКИ ОЦЕНУВАЊЕ
Мора да се следи следнава постапка за да се подготви хардверот за евалуација: 1. Вметнете ја SD-картичката од комплетот EVAL-AD4080-FMCZ во SD
слот за картичка (J12) на ZedBoard. 2. Осигурете се дека конфигурацијата за подигање на ZedBoard скока (JP7 до
JP11) се поставени како што е прикажано на слика 8.
EVAL-AD4080
Слика 8. Поставки на ZedBoard JP7 до JP11 за режимот на SD картичка
3. Проверете дали скокачот VADJ SELECT (J18) е во положба 2V5.
4. Поврзете го FMC конекторот (P3) на EVAL-AD4080-FMCZ со конекторот FMC (J1) на ZedBoard.
5. Поврзете го напојувањето од 12 V вклучено во комплетот ZedBoard со приклучокот за DC барел (J20) на ZedBoard, еден USB кабел помеѓу компјутерот и конекторот USB во движење (OTG) (J13) и другиот USB кабел помеѓу компјутерот и USB-универзалниот приклучок за асинхрон приемник-предавател (UART) (J14).
6. Лизгајте го прекинувачот за напојување (SW8) на позицијата ВКЛУЧЕНО за да го вклучите ZedBoard и хардверот за оценување.
а. Ако користите какво било надворешно напојување за хардверот за оценување, вклучете ги овие напојувања со ZedBoard.
7. Хардверот сега е подготвен за употреба преку софтверот ACE.
analog.com
Rev. 0 | 8 од 19
Упатство за употреба
ИНСТАЛАЦИЈА НА СОФТВЕР ЗА ЕВАЛУАЦИЈА
ACE Software е десктоп софтверска апликација која овозможува евалуација и контрола на повеќе системи за евалуација од целото портфолио на производи на Analog Devices, Inc. Хардверот EVAL-AD4080FMCZ се контролира и конфигурира преку софтверот ACE; сепак, потребен е дополнителен софтверски приклучок што може да се инсталира од апликацијата ACE.
Следете ги овие чекори за да го инсталирате софтверот ACE:
1. Преземете го пакетот ACE Software од софтверот ACE web страница на Аналогни уреди webсајт.
2. Кликнете Download ACE Installer за да го преземете инсталаторот file. 3. Стартувајте го инсталаторот и следете ги упатствата за да го завршите
процес на инсталација на софтвер.
Откако ACE е успешно инсталиран, приклучокот EVAL-AD4080-FMCZ може да се инсталира на следниов начин:
1. Стартувајте го софтверот ACE и кликнете на Управувачот со приклучоци во страничната лента ACE, а потоа изберете Достапни пакети.
2. Од списокот со достапни приклучоци, изберете го Board.AD4080 (забележете дека можете да го користите полето Барај за да помогнете во филтрирање на списокот со табли за да се најде релевантната), потоа кликнете Install selected.
EVAL-AD4080
analog.com
Rev. 0 | 9 од 19
Упатство за употреба
ОЦЕНУВАЊЕ НА AD4080 СО СОФТВЕРОТ ACE
Откако ќе заврши поставувањето на хардверот според делот Процедура за поставување хардвер за евалуација и ќе се инсталира софтверот како што е наведено во делот Инсталација на софтвер за евалуација, софтверот ACE може да се стартува за евалуација.
Кога ќе се отвори ACE, EVAL-AD4080-FMCZ автоматски се открива и се прикажува во панелот за прикачен хардвер, како што е означено со жолто на Слика 9.
EVAL-AD4080
Слика 9. Автоматско откривање на EVAL-AD4080-FMCZ во картичката ACE Start
Кликнете двапати на иконата EVAL-AD4080-FMCZ и се отвора ново јазиче, EVAL-AD4080-FMCZ, кое прикажува блок дијаграм на EVAL-AD4080-FMCZ како што е прикажано на Слика 10.
Слика 11. Јазичето AD4080 во софтверот ACE
Јазичињата до кои се пристапува преку овие две копчиња обезбедуваат средства за оценување на чипот AD4080. Погледнете го делот AD4080 Memory Map и делот ANALYSIS Tab за дополнителни детали.
AD4080 МАПА НА МЕМОРИЈА
Кликнете Продолжи до карта на меморијата во табулаторот AD4080 за да го отворите табот AD4080 Memory Map, прикажано на Слика 12.
Слика 10. Отворете ја картичката EVAL-AD4080-FMCZ во софтверот ACE
Ова нуди ниво на табла view на EVAL-AD4080-FMCZ. На сampЛинг фреквенцијата може да се конфигурира во овој прозорец бидејќи може да ја контролира потребната конфигурација на придружните компоненти за тактирање, ADF4350 и AD9508, како и да ја контролира синхронизацијата на податоците EVAL-AD4080-FMCZ со ZedBoard. Стандардно, Сampling Frequency (MHz) полето е конфигурирано за 40 MHz. Секое посакувано ажурирање на sampЛинг фреквенцијата, во опсег од 1.25 MHz до 40 MHz, може да се направи на ова поле. Кога ќе се внесе нова вредност во ова поле, придружните компоненти на часовникот се ажурираат и интерфејсот ZedBoard автоматски се ресинхронизира.
Со двојно кликнување на AD4080 од блок дијаграмот сега се отвора табот AD4080. Ова јазиче прикажува окно ЗА ПОЧЕТНА КОНФИГУРАЦИЈА, блок дијаграм на чипот AD4080 и две копчиња во долниот десен агол (Продолжи до карта на меморијата и продолжи до анализа), кои се означени со жолто на Слика 11.
analog.com
Слика 12. Картичка за меморија AD4080 во софтверот ACE
Ова јазиче ги прикажува регистрите од AD4080 и може да се користи за читање и пишување (ако е применливо) нивната содржина. За нормално функционирање на комплетот за евалуација, не се потребни никакви измени на ADC регистрите. ТАБЕЛА ЗА АНАЛИЗА Кликнете Продолжи до анализа во табот AD4080 за да го отворите табот АНАЛИЗА. Овој таб се користи за снимање на податоци преку таблата за оценување и анализа на добиените податоци.
Слика 13. Картичка за анализа во ACE Software Rev. 0 | 10 од 19
Упатство за употреба
EVAL-AD4080
ОЦЕНУВАЊЕ НА AD4080 СО СОФТВЕРОТ ACE
Јазичето АНАЛИЗА содржи три панели што се склопуваат (ФОТОВИ, АНАЛИЗА и РЕЗУЛТАТИ) и област на заговор со податоци десно. Соборувањето на кој било од трите панели се врши со кликнување на стрелката што се наоѓа десно од името на панелот и е корисно да се остави повеќе простор за површината на заговорот на податоци кога е потребно.
Панелот CAPTURE овозможува поставување на бројот на сampкои треба да се фатат по база на податоци, што ќе го активира стекнувањето на една база на податоци и ќе го иницира или стопира континуираното стекнување на база на податоци.
Панелот АНАЛИЗА прикажува опции поврзани со анализата на доменот на фреквенција.
Панелот РЕЗУЛТАТИ обезбедува метрика за тековната база на податоци што се прикажува во областа на заплетот. Обезбедени се различни метрики во зависност од видот на заплетот што е избран (видете го делот Зацртување на временски домен (бранова форма), делот зацртување домен на фреквенција (FFT) и делот за заплет на хистограми за дополнителни детали). Овој панел, исто така, овозможува навигација помеѓу збирките на податоци добиени за време на сесијата, а исто така е олеснето увозот и извозот на збирки на податоци во внатрешниот формат што го користи софтверот ACE.
Корисникот има можност да ги прикаже стекнатите збирки на податоци како бранова форма на временски домен (стандардна опција), графика на доменот на фреквенција преку брза Фуриеова трансформација (FFT) или како хистограм, кој се избира со кликнување на кое било од трите соодветни копчиња лоцирани лево од панелот CAPTURE (види Слика 13).
ВРЕМЕНСКИ ДОМЕЈ (БРАНОВИ) ЗАБЕЛЕШКА
Активната база на податоци може да се прикаже како бранова форма на временски домен со кликнување на областа Waveform означена со жолто на Слика 14, што е стандардно view. Забележете како панелите CAPTURE и ANALYSIS се собираат за подобрен приказ на заплетот.
Кога базата на податоци е нацртана како бранова форма на временски домен, панелот РЕЗУЛТАТИ прикажува метрика релевантна за анализа на временскиот домен: минимум, максимум, просек, RMS итн.
Кога базата на податоци е нацртана како бранова форма на доменот на фреквенцијата, панелот РЕЗУЛТАТИ прикажува метрика релевантна за анализа на доменот на фреквенција: однос сигнал-шум (SNR), вкупно хармонично изобличување (THD) итн.
Слика 15. Збирка на податоци нацртана во доменот на фреквенција
ХИСТОГРАМСКИ ПОЛОТ Активната база на податоци може да се прикаже како хистограм со кликнување на областа Хистограм означена со жолто на Слика 16. view, вертикалната оска претставува појави (погодувања на канта) и хоризонталната може да се постави да прикажува код или волт ampканти за литуда. Кога датата на податоци е нацртана како хистограм, панелот РЕЗУЛТАТИ прикажува метрика релевантна за анализата на хистограмот, како што се минималниот код, максималниот код, RMS итн.
Слика 16. Збир на податоци исцртано како хистограм
Слика 14. Збир на податоци исцртано како бранова форма на временски домен
ИЗБОР НА ФРЕКВЕНЦИСКИ ДОМЕНИ (FFT) Активната база на податоци може да се прикаже како брановиден домен на фреквенција со кликнување на областа FFT означена со жолто на Слика 15. Потоа, графикот го прикажува FFT на активната база на податоци. Во овој случај, скалата за евиденција е избрана за оската на фреквенција (MHz) над графикот.
analog.com
Rev. 0 | 11 од 19
Упатство за употреба
ПОДДРЖАНИ КОНФИГУРАЦИИ
Следните делови ги опишуваат хардверските и софтверските конфигурации што ги поддржува EVAL-AD4080-FMCZ.
АНАЛОГ ПРЕДЕН-КРАЈ
Stage 1 Обиколница
Stage 1 може опционално да се заобиколи за да се овозможи директно возење на вториот stage (FDA) од SMA конекторите.
Да се заобиколи Сtage 1, направете го следново:
Отстранете ги R4, R6, R66 и R114 за да го исклучите Stage 1 ampлификатори од сtage влез и излез.
Пополнете ги R52 и R106 со 0 отпорници за да ја креирате патеката за бајпас.
Затворете го прекинувачот 1 и прекинувачот 2 од Switch Array S1 (види Табела 3) за да ги исклучите сега неискористените U1 и U2 ampказните за слободни животи.
Stage 1 Добивка
Stage 1 ampлификаторите стандардно се распоредени за добивка на единство; сепак, ова засилување може да се смени во неинвертирачка конфигурација на засилување.
За да го поставите саканото засилување, изберете сооднос повратен отпор (RFB) за стекнување отпор (RG) според следнава равенка:
Добивка
=
1
+
RFB RG
(1)
Следат потребните промени:
Променете ги отпорниците за повратни информации R8 и R9 за вредност од RFB. Пополнете ги R5 и R7 со вредност RG. Пополнете 0 отпорници R29 и R78.
За врските за лемење JP7 и JP14, поврзете го подлогата 1 со подлогата 2.
Stage 1 Филтрирање
Диференцијален, од прв ред, RC филтер може да се имплементира на влезот на Stage 1 до ограничување на пропусниот опсег и намалување на шумот.
За да се добијат посакуваните вредности за подесување на фреквенцијата на прекин од 3 dB на фреквентниот капацитет (CF) и отпорност на фреквенција (RF), така што следново:
f3dB
=
1 2RFCF
(2)
Следат потребните промени:
Променете ги R4 и R6 во RF вредност. Пополнете ги C67 и C79 со CF вредност.
Покрај RC филтерот (или наместо него), кондензаторите C7 и C8 низ мрежите за повратни информации може да се пополнат за понатамошно филтрирање.
analog.com
EVAL-AD4080
Stage 1: Алтернативни извори на влезен сигнал
Извор на диференцијален сигнал
Во стандардната конфигурација на таблата, влезот на синџирот на сигналот (т.е. Stage 1) е дизајниран да биде управуван од целосно диференцијален извор на сигнал со 0 V заеднички режим применет на SMA влезовите (INP и INM). Бидејќи стандардното вкупно засилување на синџирот на сигналот е стандардно 1, an ampлитуда од 6 V pp во диференцијалниот сигнал резултира со мерење на целосен размер на ADC (-3 V до +3 V).
Имајте предвид дека условот за тесниот влез во заеднички режим за AD4080 (1.5 V ± 50 mV) не се однесува на сигналот на влезот на плочата бидејќи ADA4945-1 што го движи ADC го поставува својот заеднички режим на излез независно од заедничкиот режим на влезот.
Еднокраен влезен извор
Еднокраен (референциран за заземјување) AC сигнал може да се напојува на еден од влезовите EVAL-AD4080-FMCZ (на пр.ample, INP), додека другиот влез е заземјен. Ан ampлитуда од 6 V pp резултира со мерење на целосен размер на ADC (-3 V до +3 V).
Кога на INP се применува извор на сигнал со еден крај, U2 ampзајакнувачот што го баферира другиот влез (INM) може опционално да се оневозможи и заобиколи. Следат потребните промени за да го направите ова:
Отстранете ги R6 и R114 за да ги исклучите ampвлез и излез на залажувач од колото.
Пополнете го R106 со отпорник 0 за да ја овозможите патеката за бајпас. Затворете го прекинувачот 2 (положба ON) од Switch Array S1 (види Табела 3)
да го исклучите сега неискористениот U2 ampживописен.
Stage 2 Алтернатива Ampказните за слободни животи
Стандардно, Сtage 2 содржи ADA4945-1 ниска дисторзија, целосно диференцијал ampлафикатор. Забележете дека е можно да се користи алтернатива ampлификатори; сепак овие ampлајфикаторите не се вклучени на EVALAD4080-FMCZ.
ADA4940-1 може да се користи за да се постигне најниска потрошувачка на енергија во овој stagд. Кога се користи ADA4940-1, се очекува перформансите на бучавата и изобличувањето да се намалат во однос на ADA4945-1.
ADA4932-1 може да се користи за апликации каде што перформансите на изобличувањето се критични или апликации каде што се потребни перформанси за изобличување до 10 MHz. Сепак, подобрените перформанси на изобличувањето доаѓаат на сметка на поголемата потрошувачка на енергија.
И ADA4940-1 и ADA4932-1 се компатибилни со ADA4945-1, иако некои пински врски мора да се променат. Потребните промени за да се користи алтернатива ampлафијаторите се како што следува:
Отстранете го ADA4945-1 од отпечатокот на U3. Пополнете го U3 со ADA4940-1 или ADA4932-1. За врските за лемење JP3, JP4, JP5, JP6, отстранете го стандардното
поврзување (подлога 2 до подлога 3) и поврзете ја подлогата 1 со подлогата 2.
Rev. 0 | 12 од 19
Упатство за употреба
ПОДДРЖАНИ КОНФИГУРАЦИИ
Stage 2 Обиколница
Стандардно, Сtage 2 е овозможено во синџирот на сигнали. За да се оневозможи (заобиколи) Сtage 2, потребни се следните хардверски модификации:
Отстранете ги R10 и R11 за да го исклучите Stage 2 влез од Stage 1 излез.
Отстранете ги R102 и R03 за да го исклучите Stage 2 излез од Stage 3 влез.
Отстранете го C75. Пополнете ги R33 и R18 со 0 отпорници за да го заобиколите Stagи 2.
Користење на AMC (Сtage 1 и Сtage 2 Обиколница)
AMC е аналогни уреди, Inc., стандарден формат за табли кои содржат ан ampпоживотно сtagд. Некои бившиampлес на ampЗајакнувачите достапни на таблата на AMC го следат:
AMC-ADA4940-1ARZ AMC-ADA4896-2ARMZ AMC-ADA4807-2ARMZ AMC-ADA4805-2ARMZ AMC-ADA4841-2ARMZ
EVAL-AD4080-FMCZ ги вклучува потребните конектори за да може да се постави AMC на AFE, заобиколувајќи го Stage 1 и Сtage 2, што бара Сtage 1 и Сtage 2 да се оневозможи и исклучи.
Следното мора да се направи за да се користи AMC:
Отстранете ги R4, R6, R102, R103 за да го исклучите Stage 1 од влезот на синџирот на сигналот и Stage 2 од излезот.
Отстранете го кондензаторот C75. Пополнете ги отпечатоците на C67 и C79 со 0 отпорници до
заземјување на влезовите на Сtagд 1. Затворете го прекинувачот 1 и прекинувачот 2 од преклопната низа S1 (види Табела 3)
да ги исклучите сега неискористените U1 и U2 ampлафикатори. Да се обезбеди правилно напојување на AMC за JP19 и
Врските за лемење JP20, направете го следново: Ако користите целосно диференцијал ampзајакнувач AMC, поврзете го подлогата 1 со подлогата 2. Ако користите единечен крај ampлајфиер AMC, поврзете го подлогата 2 со подлогата 3.
Stage 3 Обиколница
Стандардно, Сtage 3 ampзајакнувачите се овозможени во синџирот на сигнали. За да се оневозможи Сtage 3, потребни се следните хардверски модификации:
За врските за лемење JP15, JP16, JP17 и JP18, отстранете ја стандардната врска (подлога 2 до подлога 3) и наместо тоа поврзете ја подлогата 1 со подлогата 2.
ЗАЕДНИЧКИ РЕЖИМ CMO ИЗЛЕЗ БАФЕРИРАЊЕ
Стандардно, заедничкиот режим voltage излезот од ADC (CMO пин) е небафериран и не е поврзан со VOCM пинот на ADA4945-1. За да се направи таа врска, потребна е следната хардверска модификација:
analog.com
EVAL-AD4080
Пополнете го R30 со отпорник од 0.
За баферирање на CMO излезот на AD4080 со помош на ADA4807-2 ampлајфикатор, потребни се следните хардверски модификации:
За врските за лемење JP8 и JP9, отстранете ја стандардната врска (подлога 1 до подлога 2) и наместо тоа поврзете ја подлогата 2 со подлогата 3.
Отстранете го R86.
VOLTAGЕ РЕФЕРЕНТ
Секундарна кмtage Референца, LT6657-3
Стандардната референца е LTC6655-3 (U25). Наместо тоа, да ја користите секундарната референца на плочката LT6657-3 (U36), направете го следново:
Отстранете го отпорникот R147 за да го исклучите излезот U25 од референтната патека.
Пополнете го R146 со отпорник од 0 за да го поврзете U36 со референтната патека.
ШИНИ за напојување
Внатрешни AD4080 LDO регулатори за шините од 1.1 V
Стандардно, двете шини за напојување од 1.1 V (VDD11 и IOVDD) што ги бара AD4080 се испорачуваат од вградените LDO регулатори (U34 и U35). Шините може алтернативно да се напојуваат со два LDO регулатори на чип внатре во AD4080; сепак, ова бара исклучување на надворешно генерираните напојувања од VDD11 и IOVDD и поврзување на волtagе извор во опсегот од 1.5 V до 2.75 V на пинот VDDLDO. Присуството на овој надворешен томtage на пинот VDDLDO автоматски го активира стартувањето на внатрешните регулатори. За оваа функција е подготвена шина генерирана од 2 V, LDO регулатор (U33) на EVAL-AD4080-FMCZ.
Затоа, за да овозможите користење на регулаторите LDO на чипот, направете го следново:
Отстранете ги џемперите P9 и P10 за да ги исклучите влезовите за напојување AD4080 1.1 V од генерираните шини на одборот.
Поставете скокач преку P6 за да ја поврзете шината од 2 V со пинот VDDLDO.
Напојување вонборд на индивидуални електрични шини
Сите, или сите, вградените шини за напојување прикажани во делот за напојување може да бидат однадвор доставени до хардверот за оценување, што може да биде корисно за оценување на AD4080 со различни решенија за напојување или за мерење на струите на напојување со опрема на клупата. Кога обезбедува напојување на шините за напојување поединечно од алтернативен извор, корисникот осигурува дека користениот извор може да обезбеди доволно волуменtage и струја за правилно снабдување на шината. Ако не го сторите тоа, може да дојде до оштетување на вградените компоненти.
Rev. 0 | 13 од 19
Упатство за употреба
EVAL-AD4080
ПОДДРЖАНИ КОНФИГУРАЦИИ
КОЛО ЧАСОВНИК
Користење на надворешен извор на часовник
EVAL-AD4080-FMCZ овозможува заобиколување на синтисајзерот ADF4350 и директно снабдување на AD9508 со надворешен часовник. Мора да се применат следните хардверски промени:
Отстранете ги кондензаторите C137 и C138. Пополнете ги R65 и R68 со 0 отпорници.
Од корисникот сè уште се бара да ги внесе саканите sampфреквенција на летање во картичката EVAL-AD4080-FMCZ во софтверот ACE. Меѓутоа, бидејќи додатокот ACE Software не е свесен за надворешниот часовник
фреквенција, корисникот мора да ги земе предвид факторите на разделување што софтверот ACE ги применува на AD9508 и соодветно да ја прилагоди фреквенцијата на надворешниот часовник за ефективно да ги постигне саканитеampстапка на линг. Табелата 2 опишува како да се избере потребната фреквенција на надворешен часовник за саканиот sampфреквенција на линг. Внесување на нов сampling фреквенцијата во ACE Software GUI, исто така, ги ресинхронизира податоците AD4080 LVDS со контролерот домаќин ZedBoard, што наложува надворешната фреквенција да се постави пред да се внесе саканата sampвредност на стапката преку ACE Software GUI. За прample, за 40 MHz сampling, влезната CLKIN фреквенција прво е поставена на 400 MHz, а потоа, ACE Software GUI е поставена на саканата фреквенција од 40 MHz.
Табела 2. СampКонфигурација на фреквенција на линг со надворешен извор на часовник (CLKIN)
Посакуваниот Сampling Frequency (Внесување вредност во ACE софтвер GUI)
AD9508 Разделувачи на часовници
Чекори
Надворешен опсег на CLKIN
40 MSPS до 20 MSPS
CNV_P , CNV_N (OUT2, OUT2): CLKIN дели со 10, CLK_P, CLK_N (OUT3, OUT3): CLKIN дели со 1
1. Поставете ја надворешната CLKIN фреквенција на саканата sampЛинг Фреквенција x10.
2. Внесете ги саканите sampЛинг фреквенција во MHz во ACE Software GUI (види Слика 10).
400 MHz до 200 MHz, CLKIN = 400 MHz за 40 MSPS, CLKIN = 200 MHz за 20 MSPS
19.999 MSPS до 10 MSPS
CNV_P , CNV_N (OUT2, OUT2): CLKIN дели со 20, CLK_P, CLK_N (OUT3, OUT3): CLKIN дели со 2
1. Поставете ја надворешната CLKIN фреквенција на саканата sampфреквенција на линг x20.
2. Внесете ги саканите sampЛинг фреквенција во MHz во ACE Software GUI (види Слика 10).
399.98 MHz до 200 MHz, CLKIN = 399.98 MHz за 19.999 MSPS, CLKIN = 200 MHz за 10 MSPS
9.999 MSPS до 5 MSPS
CNV_P , CNV_N (OUT2, OUT2): CLKIN дели со 40, CLK_P, CLK_N (OUT3, OUT3): CLKIN дели со 4
1. Поставете ја надворешната CLKIN фреквенција на саканата sampфреквенција на линг x40.
2. Внесете ги саканите sampЛинг фреквенција во MHz во ACE Software GUI (види Слика 10).
399.96 MHz до 200 MHz, CLKIN = 399.96 MHz за 9.999 MSPS, CLKIN = 200 MHz за 5 MSPS
4.999 MSPS до 2.5 MSPS
CNV_P , CNV_N (OUT2, OUT2): CLKIN дели со 80, CLK_P, CLK_N (OUT3, OUT3): CLKIN дели со 8
1. Поставете ја надворешната CLKIN фреквенција на саканата sampфреквенција на линг x80.
2. Внесете ги саканите sampЛинг фреквенција во MHz во ACE Software GUI (види Слика 10).
399.92 MHz до 200 MHz, CLKIN = 399.92 MHz за 4.999 MSPS, CLKIN = 200 MHz за 2.5 MSPS
2.499 MSPS до 1.25 MSPS
CNV_P , CNV_N (OUT2, OUT2): CLKIN дели со 160, CLK_P, CLK_N (OUT3, OUT3): CLKIN дели со 16
1. Поставете ја надворешната CLKIN фреквенција на саканата sampфреквенција на линг x160.
2. Внесете ги саканите sampЛинг фреквенција во MHz во ACE Software GUI (види Слика 10).
399.84 MHz до 200 MHz, CLKIN = 399.84 MHz за 2.499 MSPS, CLKIN = 200 MHz за 1.25 MSPS
analog.com
Rev. 0 | 14 од 19
Упатство за употреба
ПОДДРЖАНИ КОНФИГУРАЦИИ
Конфигурирање за CMOS CNV режим
Хардверските промени потребни за работа во режимот CMOS CNV се како што следува:
Отстранете го 100 завршниот отпорник (RTCNV). Пополнете го R38 со отпорник од 0 за да го врзете CNV- со GND. Тогаш и AD4080 и AD9508 мора да се конфигурираат за
CMOS режим на влез и излез, соодветно, како што следува: AD4080 мора да биде конфигуриран да прифаќа CMOS ниво CNV
сигнализирање. Погледнете го битот LVDS_CNV_EN во регистарот ADC_DATA_INTF_CONFIG_B (Регистрирај се 0x16, Бит 0) во листот со податоци AD4080 за дополнителни детали. Каналот AD9508 OUT2 потоа мора да се реконфигурира за сигнализација на ниво на CMOS. Погледнете во Регистрирајте 0x1F (двигател OUT1) и Регистрирајте 0x20 (OUT1 CMOS) на листот со податоци AD9508 за дополнителни детали за конфигурирање на излезните драјвери.
EVAL-AD4080
analog.com
Rev. 0 | 15 од 19
Упатство за употреба
EVAL-AD4080
ПОДДРЖАНИ КОНФИГУРАЦИИ
ОПЦИИ ЗА КОНФИГУРАЦИЈА НА ЛИНК
EVAL-AD4080-FMCZ содржи повеќе врски за лемење, џемпери и низа со прекинувачи за да се овозможат различни конфигурации на евалуа-
Табела 3. AmpФункционалност на режимот на напојување на лафијаторот и функционалноста на низата со прекинувач за исклучување (S1).
Префрли
Функција
S1-1
Stage 1 ampовозможи или оневозможи лафијатор U1
S1-2
Stage 1 ampовозможи или оневозможи лафијатор U2
S1-3
Stage 3 A1 и A6 овозможуваат или оневозможуваат
S1-4
Stage 2 Изберете режим на напојување на FDA
ција хардвер. Табелата 3 до табела 8 ги сумира функциите и стандардните поставки на овие компоненти.
S1 затворено (вклучено) U1 оневозможено U2 оневозможено A1 и A6 оневозможено Режим со мала моќност
Табела 4. Поставки за врска за лемење: Аналоген преден крај
Стандардно
Линк влошки
Функција
Коментар
JP3
Подлога 2 до Го избира сигналот поврзан со пин 16 (дигитално заземјување, DGND) на FDA (ADA4945-1, Променете ја врската со подлога 1 во подлога 2 за да го поврзете пинот
Подлога 3
U3). Овој пин е референца за заземјување за сигналот за оневозможување. Стандардно, R124 е
16 на VSSDRV и отстранете го R124. Примени промена кога
премостување на подлогата 2 до подлогата 3; затоа, пинот 16 од U3 е поврзан со AGND на
замена на ADA4945-1 за ADA4932-1.
хардвер.
JP4
Подлога 2 до Го избира сигналот поврзан со пин 5 (избор на режим за напојување, MODE) на FDA
Променете ја врската на 1-2 за да го поврзете Пинот 5
Подлога 3
(ADA4945-1, U3). Стандардно, R125 ја премостува подлогата 2 со подлогата 3; затоа, пинот 5 од U3 е VDDDRV и отстранете го R125. Применете ја промената при замена
поврзан со сигналот PMSEL.
ADA4945-1 за ADA4932-1.
JP5
Подлога 2 до Го избира сигналот поврзан со пин 8 на FDA. За ADA4945-1 (U3), пинот 8 е Промени во подлога 1 во подлога2 за да го поврзете пинот 8 со VDDDRV и
Подлога 3
се користи за избор на позитивниот clamp кнtagд. Стандардно, R126 ја премостува подлогата 2 со подлогата 3; отстранете го R126. Применете ја промената при замена на ADA4945-1
затоа, пинот 8 од U3 е поврзан со REF.
за ADA4932-1.
JP6
Подлога 2 до Го избира сигналот поврзан со пин 13 на FDA. За ADA4945-1 (U3), пин 13 Променете го во 1-2 за да го поврзете пинот 13 со VSSDRV и
Подлога 3
го избира негативниот clamp кнtagд. Стандардно, R127 го премостува пинот 2 со пинот 3; затоа, отстранете го R127. Применете ја промената при замена на ADA4945-1
Пин 13 од U3 е поврзан со AGND.
за ADA4932-1.
JP7 и подлога 2 до JP14 подлога 3
Овозможува патека до AGND или VOCM на негативниот влезен јазол на FDA (U3). Стандардно, оваа игла е поврзана со AGND.
Чувајте ја оваа врска во положбата на подлогата 1 до подлогата 2. Оваа позиција, заедно со монтирањето на R78 и R29, може да се користи за примена на засилување во Stage 1 преку отпорниците R5, R7, R8 и R9.
JP15 и подлога 2 до JP16 подлога 3
Избор на влезна патека до Сtage 3 ampлификатори (ADA4899-1, A1 и A6). Стандардно, поврзете ги и двете преку подлогата 1 со подлогата 2 за заземјување на Stage 3
влезот е поврзан со излезот на Сtagи 2.
влезови. Применете ја оваа промена кога го оневозможувате Stagи 3.
JP17 и подлога 2 до JP18 подлога 3
Ја избира влезната патека на ADC што треба да се поврзе со било кој излез на Stage 2 или излезот на Stagд 3. Стандардно, Сtage 3 е поврзан со влезот ADC.
Сменете ги двете во подлога 1 во подлога 2 за да го поврзете влезот на ADC со Stage 2 излез. Применете ја оваа промена кога го оневозможувате Stagи 3.
JP19 Нема врска
Го избира изворот на напојување за пин 3 на AMC конекторот (P1).
Видете го Сtage 3 Обиколница
JP20 Нема врска
Го избира изворот на напојување за пин 5 на AMC конекторот (P1).
Видете го Сtage 3 Обиколница
Табела 5. Поставки за врска за лемење: Надворешно референтно баферирање
Врска
Стандардно
Функција
JP1 и JP1: 1-2 и Избор на баферирана или небаферирана патека за надворешниот волуменtage
JP2
JP2: 2-3 референтен излезен сигнал, VREF. Стандардно е небаферираната патека.
Коментар
Променете ја врската JP1 на 2-3 и JP2 на 1-2 за да ја овозможите патеката со бафер. Забележете дека надворешниот референтен бафер не е неопходен и не се препорачува.
Табела 6. Поставки за врска за лемење: Баферирање со заеднички режим
Поврзете ја стандардната функција
JP8 и 1-2 JP9
Патека за избор за излезниот сигнал со заеднички режим AD4080 помеѓу баферираниот и небаферираниот. Стандардно, небаферираната патека е избрана.
Коментар
Поврзете се преку 2-3 за да ја изберете патеката со бафер
analog.com
Rev. 0 | 16 од 19
Упатство за употреба
ПОДДРЖАНИ КОНФИГУРАЦИИ
EVAL-AD4080
Табела 7. Поставки за врска за лемење: дигитален интерфејс
Поврзете ја стандардната функција
JP10, 2-3 JP11, JP12 и JP13
За преведувачите на ниво на SPI (U4, U5, U6 и U7), изберете го поврзувањето на излезите на податоци на ADC SPI или од ADC пиновите или од заземјувањето (стандардно).
Коментар
Не менувајте ја врската во овие врски за лемење.
Табела 8. Поставки за скокач: Внатрешни LDO
Скокач
Стандардно
Функција
P6
Исклучено
Изберете дали вградената шина за напојување од 2 V е поврзана со AD4080
внатрешните LDO регулатори за снабдување игла или не.
P9 и P10 поврзани
Изберете дали шините за напојување од 1.1 V се испорачуваат од вградените LDO регулатори (U34 и U35) или од внатрешните LDO регулатори од AD4080.
Коментар Поврзете се за напојување на внатрешните LDO регулатори.
Исклучете се за да престанете да ги користите вградените LDO регулатори и наместо тоа користете ги внатрешните LDO регулатори.
analog.com
Rev. 0 | 17 од 19
Упатство за употреба
АНАЛОГ РАЗГОВОРИ НА ПРЕДЕН КРАЈ (AFE).
AFE на EVAL-AD4080-FMCZ може да се менува за да одговара на потребите на специфичните апликации. Примената на промените во AFE обично вклучува компромиси, а дизајнирањето на вистинскиот AFE за апликација бара внимателно разгледување. Следните делови дискутираат за некои од ставките што мора да се земат предвид при дизајнирање или менување на AFE за оваа платформа за евалуација на хардверот.
ФИЛТРИРАЊЕ НА ВЛЕЗЕН СИГНАЛ
Ограничувањето на пропусниот опсег на влезот на синџирот на сигнали до регионот каде што се наоѓа сигналот од интерес помага да се намали вишокот шум. Ова намалување на бучавата може да се постигне со обезбедените механизми во форма на RC филтер на влезот на плочата, со додавање на не инсталирај (DNI) кондензатори во ampПриспособување на пропусниот опсег на мрежата со повратни информации за зајакнувачот во Сtage 1, или зголемување на вредноста на капацитетот за постоечките кондензатори во јамката за повратни информации на FDA. Забележете дека вредноста на отпорниците на филтерот може да има влијание врз целокупната SNR.
Внатрешните дигитални филтри достапни во AD4080 се корисна карактеристика кога се разгледува филтрирањето во синџирот на сигнал како целина. Корисникот може програмски да постави нископропусен филтер, избирајќи едноставен филтер sinc1 или sinc5 од повисок ред со остро превртување за да го надополни AFE филтерот или да помогне да се релаксираат неговите барања за дизајн.
МОЌНОСТ наспроти ШИРНИЦА наспроти БУЧАВА
Избор на најмал шум, најниско изобличување, најголема прецизност, поширок пропусен опсег ampлајфикаторите може да бараат повеќе енергија да се троши во AFE за да се постигнат бараните целни перформанси. Затоа, апликациите со ограничена моќност мора внимателно да го разгледаат изборот на секоја од нив ampживописен.
ДОБИВКА
Мора да се внимава во синџирот на сигнали за да се земе предвид каде е оптимално да се постави засилување за да се максимизира SNR. Како ексampзатоа, можеби е подобро да се додаде потребната засилување на сигналот во претходниот мал шум ampпоживотно сtage наместо во FDA која има задача да го вози AD4080 бидејќи засилувањето на бучавата на FDA може да има поголемо влијание врз SNR синџирот на сигналот отколку засилувањето поставено од претходните помали шумовиtage.
ADC DRIVER СTAGE
Погледнете го делот Easy Drive Analog Inputs во листот со податоци AD4080 за детали за оваа тема.
EVAL-AD4080
analog.com
Rev. 0 | 18 од 19
Упатство за употреба
ЗАБЕЛЕШКИ
EVAL-AD4080
ESD Внимание Уред чувствителен на ESD (електростатско празнење). Наполнетите уреди и кола може да се испуштат без откривање. Иако овој производ има патентирани или сопственички заштитни кола, може да дојде до оштетување на уредите подложени на високоенергетски ESD. Затоа, треба да се преземат соодветни мерки на претпазливост за ESD за да се избегне деградација или губење на перформансите
функционалност.
Правни одредби и услови Со користење на таблата за оценување дискутирана овде (заедно со какви било алатки, документација за компонентите или материјали за поддршка, „Одборот за евалуација“), се согласувате да бидете обврзани со условите и одредбите наведени подолу („Договор“), освен ако сте го купиле Одборот за евалуација, во кој случај ќе владеат Стандардните услови за продажба на аналогни уреди. Не користете го Одборот за евалуација додека не го прочитате и се согласите со Договорот. Вашето користење на Одборот за евалуација ќе значи прифаќање на Договорот. Овој договор е направен од и помеѓу вас („Клиент“) и Analog Devices, Inc. („ADI“), со главното место на деловно работење во Предмет на одредбите и условите на Договорот, ADI со ова му доделува на Клиентот бесплатна, ограничена, лична, привремена, неексклузивна, не може да се подлиценцира, непренослива лиценца на користете го Одборот за евалуација САМО ЗА ЦЕЛИ НА ЕВАЛУАЦИЈА. Клиентот разбира и се согласува дека Одборот за евалуација е обезбеден за единствената и ексклузивна цел наведена погоре, и се согласува да не го користи Одборот за евалуација за која било друга цел. Понатаму, доделената лиценца изречно подлежи на следните дополнителни ограничувања: Клиентот нема да (i) изнајмува, изнајмува, прикажува, продава, пренесува, доделува, подлиценцира или дистрибуира Одборот за евалуација; и (ii) дозволи на која било трета страна да пристапи до Одборот за евалуација. Како што се користи овде, терминот „Трета страна“ вклучува кој било ентитет освен ADI, Клиент, нивните вработени, филијали и внатрешни консултанти. Одборот за евалуација НЕ се продава на клиентот; сите права што не се изрично дадени овде, вклучително и сопственоста на Одборот за евалуација, се задржани од ADI. ДОВЕРЛИВОСТ. Овој договор и Одборот за евалуација ќе се сметаат за доверливи и сопственички информации на ADI. Клиентот не смее да открие или пренесе кој било дел од Одборот за евалуација на која било друга страна од која било причина. По прекинување на употребата на Одборот за евалуација или раскинување на овој Договор, Клиентот се согласува веднаш да го врати Одборот за евалуација на ADI. ДОПОЛНИТЕЛНИ ОГРАНИЧУВАЊА. Клиентот не смее да расклопува, декомпајлира или обратно инженерски чипови на Одборот за евалуација. Клиентот ќе ја информира ADI за сите настанати оштетувања или какви било модификации или измени што ги прави на Одборот за евалуација, вклучувајќи, но не ограничувајќи се на лемење или која било друга активност што влијае на материјалната содржина на Одборот за евалуација. Измените на Одборот за евалуација мора да се усогласат со важечкото законодавство, вклучително, но не ограничувајќи се на Директивата RoHS. ПРЕСТАНОК. ADI може да го раскине овој Договор во секое време по писмено известување до Клиентот. Клиентот се согласува да се врати на ADI Одборот за евалуација во тоа време. ОГРАНИЧУВАЊЕ НА ОДГОВОРНОСТА. ОДБОРОТ ЗА ОЦЕНУВАЊЕ ДАДЕНА ОВДЕ СЕ ОБЕЗБЕДУВА „КАКО ШТО Е“ И ADI НЕ ДАВА НИКАКВИ ГАРАНЦИИ ИЛИ ЗАСТАПУВАЊА ОД НИКАКОВ ВИД ВО ОДНОС НА НЕГО. ADI КОНКРЕТНО ОДГОВАРА СЕКОЈА ПРЕТСТАВУВАЊА, ПОДОБРУВАЊА, ГАРАНЦИИ ИЛИ ГАРАНЦИИ, ИЗРАЗНИ ИЛИ ИМПЛИЦИРАНИ, ПОВРЗАНИ СО ТАБОРОТ ЗА ОЦЕНУВАЊЕ ВКЛУЧУВАЈТЕ, НО НЕ ОГРАНИЧЕНО НА, ИМПЛИЦИРАНАТА БЕСПЛАТНА ГАРАНЦИЈА, ГАРАНЦИЈА, ПОСЕБНА ЦЕЛ ИЛИ НЕПРЕШТАЊЕ НА ПРАВАТА НА ИНТЕЛЕКТУАЛНА СОПСТВЕНОСТ. ВО НИКОЈ СЛУЧАЈ ADI И НЕГОВИТЕ ЛИЦЕНЦА НЕМА ДА СЕ ОДГОВАРААТ ЗА НИКАКВА ИНЦИДЕНТАЛНА, ПОСЕБНА, ИНДИРЕКТНА ИЛИ СОСЕДНИЧКА ШТЕТА КОИ ПРЕЗЛЕЗАТ ОД ПОСЕДУВАЊЕТО НА КЛИЕНТОТ ИЛИ КОРИСТЕЊЕТО НА ТАБОРОТ ЗА ОЦЕНУВАЊЕ НА ПРОЦЕНКАТА, ТРОШОЦИ ЗА ОДЛОЖУВАЊЕ, ТРОШОЦИ ЗА ТРУДОТ ИЛИ ГУБЕЊЕ НА ГОДВОРТА. ВКУПНАТА ОДГОВОРНОСТ НА ADI ОД КОЈА И СИТЕ ПРИЧИНИ ЌЕ БИДЕ ОГРАНИЧЕНА НА ИЗНОС ОД СТО ДОЛАРИ (100.00 УСД). ИЗВОЗ. Клиентот се согласува дека нема директно или индиректно да го извезува Одборот за евалуација во друга земја и дека ќе се усогласи со сите важечки сојузни закони и прописи на Соединетите Држави во врска со извозот. ВЛАДЕЈТЕ ПРАВО. Овој договор ќе се уредува и се толкува во согласност со материјалните закони на Комонвелтот на Масачусетс (со исклучок на правилата за судир на закони). Секое правно дејство во врска со овој Договор ќе биде сослушано во државните или федералните судови кои имаат јурисдикција во округот Сафолк, Масачусетс, а Клиентот со ова се потчинува на личната јурисдикција и местото на одржување на тие судови.
©2024 Analog Devices, Inc. Сите права се задржани. Заштитните знаци и регистрираните трговски марки се сопственост на нивните соодветни сопственици. Еден аналоген начин, Вилмингтон, MA 01887-2356, САД
Rev. 0 | 19 од 19
Документи / ресурси
![]() |
АНАЛОГНИ УРЕДИ EVAL-AD4080 Одбор за евалуација [pdf] Упатство за корисникот Одбор за евалуација EVAL-AD4080, EVAL-AD4080, Одбор за евалуација, одбор |




